Size: a a a

2020 July 12

D

DYNO in ELECTRONIX
По сути раз сбоку павербанк, то на это можно закрыть глаза и пользоватся автономным питанием
источник
2020 July 13

A

Alex in ELECTRONIX
народ, а на attiny 85 bodlevel на какое напряжение устанавливать?
источник

DS

Dolphin Soft in ELECTRONIX
можешь вобще его вырубить
источник

A

Alex in ELECTRONIX
Dolphin Soft
можешь вобще его вырубить
Мне сказали что если не использовать то епром может стерется/изменится.
источник

V

Vascom in ELECTRONIX
Alex
Мне сказали что если не использовать то епром может стерется/изменится.
Может?
источник

A

Alex in ELECTRONIX
Vascom
Может?
Если бы я знал, но епром на тини85 глючный точно)
источник

V

Vascom in ELECTRONIX
Ну подай напряжение как по даташиту.
источник

A

Alex in ELECTRONIX
Vascom
Ну подай напряжение как по даташиту.
Ну подаю с линейного стабилизатора 5В, сброс через конденсатор.
Одна и та же схема может нормально работать, другая при 1 из 10 включений сбрасывает епром. Подсказали что может причина в bodlevel
источник

V

Vascom in ELECTRONIX
Alex
Ну подаю с линейного стабилизатора 5В, сброс через конденсатор.
Одна и та же схема может нормально работать, другая при 1 из 10 включений сбрасывает епром. Подсказали что может причина в bodlevel
И что эти "подсказчики" рекомендуют?
источник

A

Alex in ELECTRONIX
Vascom
И что эти "подсказчики" рекомендуют?
Рекомендуют записать фьюз bodlevel. Но какой не знает)
источник

I

Indr1x in ELECTRONIX
а чего, даташиты не модно теперь читать? Там же написано на какое напряжение какая конфигурация bodlevel**
источник

A

Alex in ELECTRONIX
Indr1x
а чего, даташиты не модно теперь читать? Там же написано на какое напряжение какая конфигурация bodlevel**
это про епром из даташита  Preventing EEPROM Corruption
During periods of low VCC, the EEPROM data can be corrupted because the supply voltage is too low for the CPU
and the EEPROM to operate properly. These issues are the same as for board level systems using EEPROM, and
the same design solutions should be applied.
An EEPROM data corruption can be caused by two situations when the voltage is too low. First, a regular write
sequence to the EEPROM requires a minimum voltage to operate correctly. Secondly, the CPU itself can execute
instructions incorrectly, if the supply voltage is too low.
EEPROM data corruption can easily be avoided by following this design recommendation:
Keep the AVR RESET active (low) during periods of insufficient power supply voltage. This can be done by
enabling the internal Brown-out Detector (BOD). If the detection level of the internal BOD does not match the
needed detection level, an external low VCC reset protection circuit can be used. If a reset occurs while a write
operation is in progress, the write operation will be completed provided that the power supply voltage is sufficient.
источник

I

Indr1x in ELECTRONIX
ну, это известная проблема авр
источник

A

Alex in ELECTRONIX
Indr1x
ну, это известная проблема авр
а про уровень не нахожу
источник

A

Alex in ELECTRONIX
но я не программист
источник

DS

Dolphin Soft in ELECTRONIX
Alex
а про уровень не нахожу
короче, смотришь в ДШ, уровни BOD
источник

DS

Dolphin Soft in ELECTRONIX
уровень означает, при достижении которого наступает пистец.
источник

DS

Dolphin Soft in ELECTRONIX
И чип понимая это, смотрит, если есть запись в ЕЕПРОМ, бросает все, успевает записать и вырубается сейвливо
источник

I

Indr1x in ELECTRONIX
Alex
а про уровень не нахожу
источник

A

Alex in ELECTRONIX
Brown-out Detection
ATtiny25/45/85 has an On-chip Brown-out Detection (BOD) circuit for monitoring the VCC level during operation by
comparing it to a fixed trigger level. The trigger level for the BOD can be selected by the BODLEVEL Fuses. The
trigger level has a hysteresis to ensure spike free Brown-out Detection. The hysteresis on the detection level
should be interpreted as VBOT+ = VBOT + VHYST/2 and VBOT- = VBOT - VHYST/2.
When the BOD is enabled, and VCC decreases to a value below the trigger level (VBOT- in Figure 8-5), the Brown-
out Reset is immediately activated. When VCC increases above the trigger level (VBOT+ in Figure 8-5), the delay
counter starts the MCU after the Time-out period tTOUT has expired.
The BOD circuit will only detect a drop in VCC if the voltage stays below the trigger level for longer than tBOD given
in “System and Reset Characteristics” on page 165
источник